SmartSpice HPP로 40배 더 빠른 시뮬레이션

기술이 발전하고 회로 설계가 복잡해짐에 따라, 아날로그 시뮬레이션이 설계 검증에 대한 장애물이 될 수 있습니다. 시뮬레이터 성능에 대한 이러한 압력에 대처하기 위해, SmartSpice는 확장 가능한 시뮬레이션 엔진을 제공합니다: HPP(High Performance Parallel, 고성능 병렬).

본 웹 세미나에서, 파티션 기반 시뮬레이션을 채택함으로써 SmartSpice HPP가 아날로그 회로의 과도 시뮬레이션의 모든 내부 측면을 가속화하기 위해 현대의 멀티코어 하드웨어 플랫폼을 어떻게 활용하는지 살펴 봅니다.

참석자들은 중대형 회로에 대해 SmartSpice HPP가 레이아웃 전후의 다양한 설계를 빠르고 정확하게 과도 시뮬레이션하는 방법을 이해할 수 있습니다. 또한 다양한 사용 모드를 통해, SmartSpice HPP가 정확성을 유지하면서 일반 SmartSpice보다 확장성은 최대 8배, 속도는 최대 40배 향상되었음을 나타냅니다.


발표

Jody Jody Matos 박사는 소프트웨어와 하드웨어 설계의 연구개발에 전념하는 컴퓨터공학 박사입니다. 현재 그는 실바코 사의 선임 매니저로서, EDA 툴의 R&D 및 비즈니스 관련 프로젝트를 관리하고 있습니다. 그의 현재 업무는 주로 아날로그, 디지털 및 믹스드 시그널 IC 설계에 대한 회로 시뮬레이션 및 분석과 관련이 있습니다. Matos 박사는 2018년 Nangate 인수와 함께 실바코에 입사하여 레이아웃 자동화 및 표준 셀 라이브러리 특성화를 위한 EDA 툴을 연구하고 개발하였습니다. Matos 박사는 브라질의 Federal do Rio Grande do Sul (UFRGS) 대학에서 컴퓨터공학 박사 학위와 마이크로 전자공학 석사 학위를 취득하였습니다. 그는 컴퓨터 과학과 마이크로 전자공학의 지식을 활용하여 30개 이상의 연구 논문과 특허 출원서를 공동 집필하였습니다. Matos 박사는 또한 설계 자동화 분야에 대한 다양한 국제 회의의 기술 위원회에 참여하였습니다.


참석 대상

아날로그 회로 설계자, 회로 시뮬레이션 분야의 CAD 엔지니어, 설계 엔지니어 및 회로 시뮬레이션을 처음 접하는 학생